曙海培訓集成電路設計中心 企業學院 曙海培訓集團嵌入式學院 就業培訓基地長期班

        曙海培訓客戶常見疑問解答 手機閱讀模式
        曙海培訓基地
        嵌入式Linux就業班馬上開課了 詳情點擊這兒

        線上直播培訓課程就業薪水倍增計劃
        上 海:021--51875830
        北 京:010--51292078
        西 安:029--86699670
        石家莊:4008699035

        深 圳:4008699035


        南 京:4008699035
        武 漢:027--50767718
        成 都:4008699035
        廣 州:4008699035

        全國免費報名電話
        全英文授課課程(Training in English)
           
          首 頁  培訓最新動態  課程介紹   培訓報名  企業培訓  付款方式   講師介紹   學員評價  關于我們  聯系我們  承接項目 開.發.板 商 城
        嵌入式協處理器--FPGA
        FPGA項目實戰系列課程----
        嵌入式OS--4G手機操作系統
        嵌入式協處理器--DSP
        手機/網絡/動漫游戲開發
        嵌入式OS-Linux
        嵌入式CPU--ARM
        嵌入式OS--WinCE
        單片機培訓
        嵌入式硬件設計
        Altium Designer Layout高速硬件設計
        嵌入式OS--VxWorks
        PowerPC嵌入式系統/編譯器優化
        PLC編程/變頻器/數控/人機界面 
        開發語言/數據庫/軟硬件測試
        3G手機軟件測試、硬件測試
        芯片設計/大規模集成電路VLSI
        云計算、物聯網
        開源操作系統Tiny OS開發
        小型機系統管理
        其他類
        WEB在線客服
        南京WEB在線客服
        武漢WEB在線客服
        西安在線客服
        廣州WEB在線客服
        沈陽在線客服
        鄭州在線客服
        石家莊在線客服
        點擊這里給我發消息  
        QQ客服一
        點擊這里給我發消息  
        QQ客服二
        點擊這里給我發消息
        QQ客服三
          雙休日、節假日及晚上可致電值班電話:4008699035 值班手機:15921673576 或加qq:1299983702和微信:shuhaipeixun

        值班QQ:
        點擊這里給我發消息

        值班網頁在線客服,點擊交談:
         
        網頁在線客服

         
        公益培訓通知與資料下載
        企業招聘與人才推薦(免費)

        合作企業最新人才需求公告

        ◆招人、應聘、人才合作,
        請把需求發到officeoffice@126.com或
        訪問端海旗下網站---
        電子人才網
        www.morning-sea.com.cn
        合作伙伴與授權機構
        現代化的多媒體教室
        端海招聘啟示
         
             Design Compiler高級培訓班(Synopsys)
           班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
               每期人數限3到5人。
           上課時間和地點
        上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
        最近開課時間(周末班/連續班/晚班)
        Design Compiler高級培訓班:2020年7月20日
           實驗設備
             ☆資深工程師授課

                
                ☆注重質量
                ☆邊講邊練

                ☆合格學員免費推薦工作

                ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

                專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
                得到大家的認同,受到用人單位的廣泛贊譽。

                ★實驗設備請點擊這兒查看★
           最新優惠
               ◆請咨詢客服。
           質量保障

                1、可免費在以后培訓班中重聽;
                2、免費提供課后技術支持,保障培訓效果。
                3、培訓合格學員可享受免費推薦就業機會。

          Design Compiler高級培訓班(Synopsys)
          課程描述

               DC是把HDL描述的電路綜合為跟工藝相關的、門級電路。并且根據用戶的設計要求,在時序和面積,時序和功耗上取得最佳的效果。在floor planning和placement和插入時鐘樹后 返回DC進行時序驗證。其最高版本被稱為DC Ultra。在Synopsys軟件中完整的綜合方案的核心是DC UltraTM,對所有設計而言它也是最好級別的綜合平臺。DC Ultra添加了全面的 數據通路和時序優化技術,并通過工業界的反復證明。

           課程內容

         第一階段

               綜合的定義;ASIC design flow;Synopsys Design Compiler的介紹;Tcl/Tk 功能介紹;Synopsys technology library;Logic synthesis的過程;Synthesis 和layout的接口——LTL;Post_layout optimization;SDF文件的生成;其他高級綜合技巧與總結。

          Overview?
          
           This course covers the ASIC synthesis flow using Design Compiler -- from reading in an RTL design (Verilog and VHDL) to generating a final gate-level netlist. You will learn how to read in your design file(s), specify your libraries, constrain a complex design for area and timing, partition your design? hierarchy for synthesis, apply synthesis techniques to achieve area and timing closure, analyze the synthesis results, and generate output data that works with downstream layout tools. You will verify the logic equivalence of synthesis transformations (such as Datapath optimizations and Register Retiming) to that of an RTL design using Formality. The course includes labs to reinforce and practice key topics discussed in lecture. All the covered commands and flows are printed separately in a 4-page Job Aid which the student can refer to back at work.
          
           Objectives?
          
           At the end of this workshop the student should be able to:?
           ◆Create a setup file to specify the libraries that will be used?
           ◆Read in a hierarchical design?
           ◆Partition a design's hierarchy optimally for synthesis?
           ◆Constrain a complex design for area and timing, taking into account different environmental attributes such as output loading, input drive strength, process, voltage and temperature variations, as well as post-layout effects such as clock skew and net parasitics?
           ◆Select the appropriate compile flow for your project?
           ◆Execute the recommended synthesis techniques within each compile flow to achieve area and timing closure?
           ◆Perform test-ready synthesis when appropriate?
           ◆Verify the logic equivalence of a synthesized netlist to that of an RTL design?
           ◆Write DC-Tcl scripts to constrain and compile designs?
           ◆Generate and interpret timing, constraints and other debugging reports?
           ◆Understand the effect that RTL coding style can have on synthesis results?
           ◆Generate output data (netlist, timing/area constraints, physical constraints scan-def) that works with downstream physical design?or?layout tools?
          
           Audience Profile
          
           ASIC digital designers who are going to use Design Compiler to synthesize Verilog?or?VHDL RTL modules to generate gate-level netlists.
          
           Prerequisites
          
           To benefit the most from the material presented in this workshop, you should:
           ◆Understand the functionality of digital sequential and combinational logic?
           ◆Have familiarity with UNIX and a UNIX text editor of your choice?
           ◆No prior Design Compiler knowledge?or?experience is needed?
          
          第二階段
          
           Unit 1
           ◆Introduction to Synthesis
           ◆Setting Up and Saving Designs
           ◆Design and Library Objects
           ◆Area and Timing Constraints
           ◆Setting Up and Saving Designs

        • Loading Technology and Design Data
        • Design and Library Objects
        • Timing Constraints



           Unit 2
           ◆Partitioning for Synthesis
           ◆Environmental Attributes
           ◆Compile Commands
           ◆Timing Analysis
           ◆More Constraint Considerations
          

        • Compiling RTL to Gates
        • Timing Analysis


        Unit 3
        ◆More Constraint Considerations
        ◆Multi-Clock Designs
        ◆Synthesis techniques and Flows
        ◆Post-Synthesis Output Data
        ◆Conclusion
        Congestion Analysis and Optimization

        Unit 4

        Unit 5

        Clock Tree Synthesis

        Multi Scenario Optimization

        ?

        Unit 6

        Design Planning

        Routing and Crosstalk

        Chip Finishing and DFM

        Customer Suppor

        第三階段

        第一部分
        unit 1. Introduction to Synthesis
        ? Execute the basic steps of synthesis on a simple design
        ? Use two commands to modify the partitioning of a design
        ? Gain familiarity with SolvNet ,your essential resource for?
          solving your design compiler problems
        unit 2. Setup, Libraries and Objects
        unit 3. Partitioning for Synthesis
        unit 4. DC Tcl - An Introduction

        第二部分
        unit 5. Timing and Area
        ?Constrain simple designs for area, timing and design
          rule constraints (DRC)
        ? Generate ,view and analyze timing and DRC reports
        unit 6. Environmental Attributes
        unit 7. Design Rules and Min Timing
        unit 8.Timing Analysis

        第三部分
        unit 9.Multiple Clock/Cycle Designs
        ? Constrain and analyze multi-clock,
          asynchronous and multi-cycle path designs
        ? State several key steps that occur during a default compile?
        ? Enable Design Compiler to work harder in fixing design violations
        ? Describe some issues that surround synthesis and where to find additional information?

        unit 10. Optimization

        unit 11.Compile Strategies

        unit 12. Before,During and After
         

           培養對象

                從事ASIC 設計與驗證的工程師,希望更深入了解Design Compiler和芯片綜合(chip synthesis)技術的工程師,希望從事ASIC設計工程師的理工科背景大四學生或碩士研究生。

           入學要求

                學員學習本課程應具備下列基礎知識:
                ◆ 對數字集成電路設計有一定理解;
                ◆ 了解Verilog/VHDL 語言。

         
        版權所有:上海曙海信息網絡科技有限公司 copyright 2000--2025
         
        上?偛颗嘤柣

        地址:上海市云屏路1399號26#新城金郡商務樓310。
        (地鐵11號線白銀路站2號出口旁,云屏路和白銀路交叉口)
        郵編:201821
        熱線:021-51875830 32300767
        傳真:021-32300767
        業務手機:15921673576
        E-mail:officeoffice@126.com
        客服QQ: 849322415
        北京培訓基地

        地址:北京市昌平區沙河南街11號312室
        (地鐵昌平線沙河站B出口) 郵編:102200 行走路線:請點擊這查看
        熱線:010-51292078
        傳真:010-51292078
        業務手機:15701686205
        E-mail:qianru@51qianru.cn
        客服QQ:1243285887
        深圳培訓基地

        地址:深圳市環觀中路28號82#201室

        熱線:4008699035
        傳真:4008699035
        業務手機:13699831341

        郵編:518001
        信箱:qianru2@51qianru.cn
        客服QQ:2472106501
        成都培訓基地

        地址:四川省成都市高新區中和大道一段99號領館區1號1-3-2903 郵編:610031
        熱線:4008699035
        免費電話:4008699035
        業務手機:13540421960
        客服QQ:1325341129 E-mail:qianru4@51qianru.cn
         
        南京培訓基地

        地址:江蘇省南京市棲霞區和燕路251號金港大廈B座2201室
        (地鐵一號線邁皋橋站1號出口旁,近南京火車站)
        熱線:4008699035
        傳真:4008699035
        郵編:210046
        信箱:qianru3@51qianru.cn
        客服QQ:1325341129
        石家莊培訓基地

        地址:石家莊市高新區中山東路618號瑞景大廈1#802

        熱線:4008699035
        業務手機:13933071028
        傳真:4008699035
        郵編:050200
        信箱:qianru10@51qianru.cn
        廣州培訓基地

        地址:廣州市越秀區環市東路486號廣糧大廈1202室

        熱線:4008699035
        傳真:4008699035

        郵編:510075
        信箱:qianru6@51qianru.cn
        西安培訓基地

        地址:西安市雁塔區高新二路12號協同大廈901室

        熱線:029-86699670
        業務手機:18392016509
        傳真:029-86699670
        郵編:710054
        信箱:qianru7@51qianru.cn
         
        沈陽培訓基地

        地址:遼寧省沈陽市東陵渾南新區沈營路六宅臻品29-11-9 郵編:110179
        熱線:4008699035
        E-mail:qianru8@51qianru.cn
        鄭州培訓基地

        地址:鄭州市高新區雪松路錦華大廈401

        熱線:4008699035

        郵編:450001
        信箱:qianru9@51qianru.cn

        石家莊培訓基地

        地址:石家莊市高新區中山東路618號瑞景大廈1#802

        熱線:4008699035
        業務手機:13933071028
        傳真:4008699035
        郵編:050200
        信箱:qianru10@51qianru.cn

         

        雙休日、晚上及節假日可致電值班熱線:4008699035 值班手機:15921673576 或加微信:shuhaipeixun 或者qq:1299983702


        備案號:滬ICP備08026168號-1

        .(2024年07月24日)..........................................................

        友情鏈接:Cadence培訓 ICEPAK培訓 EMC培訓 電磁兼容培訓 sas容培訓 羅克韋爾PLC培訓 歐姆龍PLC培訓 PLC培訓 三菱PLC培訓 西門子PLC培訓 dcs培訓 橫河dcs培訓 艾默生培訓 robot CAD培訓 eplan培訓 dcs培訓 電路板設計培訓 浙大dcs培訓 PCB設計培訓 adams培訓 fluent培訓系列課程 培訓機構課程短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班培訓 南京 短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班 端海 教育 企業 學院 培訓課程 系列班 長期課程列表實踐課程高級課程學校培訓機構周末班 短期培訓系列課程培訓機構 端海教育企業學院培訓課程 系列班 軟件無線電培訓 FPGA電機控制培訓 Xilinx培訓 Simulink培訓 DSP培訓班 Ansys培訓 LUA培訓 單片機培訓班 PCB設計課程 PCB培訓 電源培訓 電路培訓 PLC課程 變頻器課程 Windows培訓



        1申請友情鏈接 >>
         
        在線客服
        亚洲VA中文字幕无码一二三区| 亚洲国产精品成人综合色在线婷婷| 亚洲国产美女视频| 亚洲av无码潮喷在线观看| 久久久久亚洲av毛片大| 在线观看亚洲免费视频| 亚洲国产成人精品无码区花野真一 | 蜜芽亚洲av无码精品色午夜| 亚洲春色在线视频| 亚洲AV无一区二区三区久久| 亚洲小说区图片区另类春色| 亚洲综合图色40p| 中文亚洲AV片不卡在线观看| 亚洲综合国产一区二区三区| 亚洲宅男天堂在线观看无病毒| 亚洲第一永久AV网站久久精品男人的天堂AV | 亚洲精品无码成人片久久| 中文字幕不卡亚洲| 亚洲五月综合缴情在线观看| 国产午夜亚洲精品午夜鲁丝片| 亚洲熟妇av一区二区三区| 亚洲国产无套无码av电影| 亚洲成A人片777777| 久久精品国产96精品亚洲| 亚洲精品视频在线| 亚洲黄色在线播放| 亚洲一级免费视频| 亚洲最大中文字幕无码网站| 亚洲大片在线观看| 亚洲一区二区在线免费观看| 亚洲蜜芽在线精品一区| 亚洲成a人片在线观看中文app| 亚洲国产av美女网站| 成人亚洲国产va天堂| 亚洲aⅴ无码专区在线观看| 亚洲成av人片在线观看天堂无码 | 亚洲国产精品久久网午夜 | 精品国产日韩亚洲一区| 亚洲精品高清国产一线久久| 亚洲AV日韩AV天堂一区二区三区 | 亚洲性在线看高清h片|