曙海教育集團
        上海:021-51875830 北京:010-51292078
        西安:029-86699670 南京:4008699035
        成都:4008699035 武漢:027-50767718
        廣州:4008699035 深圳:4008699035
        沈陽:024-31298103 石家莊:4008699035☆
        全國統一報名免費電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
        首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業
              SOC/ASIC設計培訓班
           入學要求

                學員學習本課程應具備下列基礎知識:
                ◆ 有數字電路設計和硬件描述語言的基礎或自學過相關課程。

           班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
               每期人數限3到5人。
           上課時間和地點
        上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
        最近開課時間(周末班/連續班/晚班)
        SOC/ASIC設計培訓班:2025年4月7日--即將開課-----即將開課,歡迎垂詢
           實驗設備
             ☆資深工程師授課

                
                ☆注重質量
                ☆邊講邊練

                ☆合格學員免費推薦工作

                ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

                專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
                得到大家的認同,受到用人單位的廣泛贊譽。

                ★實驗設備請點擊這兒查看★
           最新優惠
               ◆請咨詢客服。
           質量保障

                1、可免費在以后培訓班中重聽;
                2、免費提供課后技術支持,保障培訓效果。
                3、培訓合格學員可享受免費推薦就業機會。

                      SOC/ASIC設計培訓班

         

        第一階段 ASIC設計

        1) 邏輯設計理論/ Verilog/ VHDL語言

        2) 數字電路驗證(verification平臺建立/功能測試

        3) 設計綜合(synthesys)與掃描鏈測試(DFT)

        4) 靜態時序分(STA)

        5) 數字電路前端設計實戰(有兩個實際芯片項目)

        理論學習之外,以實際項目讓學員接觸設計,為此提供完整的免費的EDA軟件安裝服務,并有實際芯片案例,導師指導全程設計。

        數字設計的理論部分具體內容如下:

        一 邏輯設計理論/ Verilog/ VHDL語言
        1 ) HDL 語言簡介
        Verilog 語言的產生發展 優勢和特點
        編譯仿真的原理
        Verilog/VHDL 語言各自現狀及應用
        2)verilog語法 (或者 VHDL語法 )
        模塊 時延的概念與應用
        運算符及優先級
        賦值的類型與適用
        條件語句 循環語句
        Initial always task function 說明語句及使用
        行為級建模和可綜合設計
        3)數字系統設計
        數據流的設計/控制 時序設計
        狀態機設計

        二 verification平臺建立/功能測試
        1) 驗證環節在ic設計流程中的位置,
        2) RTL/網表/FPGA/testchip 的驗證階段
        3) 驗證計劃
        4) verification 的方法學 種類和適用設計
        5)  RTL verification testbench setup 激勵文件生成 
        6)  RTL語言和高級語言的混合驗證平臺建立
        7)  數模混合設計驗證方法學

        三 設計綜合(synthesys)與掃描鏈測試(DFT)
        1)綜合
        綜合的概念 
        綜合庫與工具介紹 
        綜合的過程 
        約束/工作環境的設立 
        反標文件產生
        優化設計
        2)DFT
        DFT 概念
        scan chain/ BSD/BIST 概念與設計方法
        DFT 的測試原理/測試方法( D算法 向量產生與仿真)
        BSD 基本單元和JTAG測試 

         
        四 靜態時序分(STA)

        1)靜態時序分析概念
        2)數據延遲 setup /hold 的分析
        3)時鐘結構 跨時鐘/多時鐘條件 
        4)端口約束/工作環境設定
        5)工作條件/工藝條件 對延遲的影響
        6)關鍵路徑與設計優化 
        7)報告分析 

        五 實踐項目部分
        項目一: RTL coding
        中斷管理狀態機設計
        驗證平臺設計和使用
        測試向量設計
        驗證工具的使用
        debug 調試
        項目二: 基礎通信協議
        方案設計
        RTL coding
        通信算法的運用
        CPU控制
        FIFO設計與實現
        驗證平臺設計和使用
        測試向量設計
        驗證工具的使用
        debug 調試
        電路綜合和DFT
        靜態時序分析

        第二階段 SOC


        1.架構及設計流程
        2.CPU核
        1)指令
        2)中斷和異常
        3)數據緩沖和指令緩沖
        4)內部數據ram和指令RAM
        3.AMBA總線
        4.外設
        1)SRAM
        2)DRAM
        3)IO
        4)DMA

        5.項目實戰
        設計ARM

        亚洲av永久无码精品天堂久久| 国产精品亚洲高清一区二区| 亚洲综合色丁香麻豆| 亚洲另类视频在线观看| 国产精品亚洲一区二区三区| 久久亚洲国产视频| 亚洲欧洲日产国码久在线| 中文字幕人成人乱码亚洲电影 | 亚洲AV无码专区亚洲AV桃| 亚洲va无码专区国产乱码| 亚洲色大成网站www永久男同| 亚洲大香伊人蕉在人依线| 亚洲一区二区三区无码中文字幕| 亚洲av乱码一区二区三区香蕉| 亚洲成a人片77777群色| 亚洲黄色在线观看| 浮力影院亚洲国产第一页| 亚洲精品尤物yw在线影院| 亚洲女人初试黑人巨高清| 亚洲喷奶水中文字幕电影| 亚洲另类自拍丝袜第1页| 亚洲av片不卡无码久久| 亚洲AV成人影视在线观看 | 亚洲国产精品综合久久2007| 91亚洲国产成人久久精品网站| 夜夜亚洲天天久久| 亚洲无线码在线一区观看| 在线亚洲精品福利网址导航| 亚洲色无码专区在线观看| 好看的亚洲黄色经典| 亚洲精品无码专区2| 久久亚洲高清综合| 亚洲va久久久噜噜噜久久男同 | 久久国产成人亚洲精品影院| 亚洲男人天堂2020| 亚洲欧洲久久av| 国产精品亚洲专区一区| 亚洲精品成人网久久久久久| 国产亚洲午夜高清国产拍精品 | 亚洲欧洲久久av| 亚洲级αV无码毛片久久精品|