曙海教育集團(tuán)
        上海:021-51875830 北京:010-51292078
        西安:029-86699670 南京:4008699035
        成都:4008699035 武漢:027-50767718
        廣州:4008699035 深圳:4008699035
        沈陽(yáng):024-31298103 石家莊:4008699035☆
        全國(guó)統(tǒng)一報(bào)名免費(fèi)電話:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
        首頁(yè) 課程表 報(bào)名 在線聊 講師 品牌 QQ聊 活動(dòng) 就業(yè)
           課程目標(biāo)

        Cadence培訓(xùn)高級(jí)班將首先讓您了解CB板上出現(xiàn)的信號(hào)反射、串?dāng)_、電源/地平面干擾、時(shí)序匹配以及電磁兼容性等一系列問(wèn)題產(chǎn)生的機(jī)理,并掌握其解決方法;然后講解并上機(jī)練習(xí)Cadence的高速 PCB設(shè)計(jì)與仿真工具SPECCTRAQuest的使用。使您在硬件設(shè)計(jì)過(guò)程中,能夠達(dá)到“設(shè)計(jì)即正確”的目的。

           培養(yǎng)對(duì)象

                在工作實(shí)踐中遇到了高速數(shù)字電路與高速PCB設(shè)計(jì)問(wèn)題;對(duì)高速PCB設(shè)計(jì)感興趣的硬件工程師;已經(jīng)具備一定的硬件開發(fā)經(jīng)驗(yàn),需要增加就業(yè)競(jìng)爭(zhēng)力的在校碩士及博士研究生;具備非常扎實(shí)的電子工程基本知識(shí),并積累了相當(dāng)程度的硬件工程師工作經(jīng)驗(yàn)的在校本科生。

           班級(jí)規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576( 微信同號(hào))

                每期人數(shù)限3到5人。注意:本課程一旦開課不予退費(fèi)

           質(zhì)量保障

                1、可免費(fèi)在以后培訓(xùn)班中重聽;
                2、免費(fèi)提供課后技術(shù)支持,保障培訓(xùn)效果。
                3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。

           教學(xué)時(shí)間,教學(xué)地點(diǎn)
                    上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽(yáng)分部】:沈陽(yáng)理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
                    最近開課時(shí)間(周末班/連續(xù)班/晚班):Cadence高級(jí)班開課:2025年4月7日--即將開課-----即將開課,歡迎垂詢
           實(shí)驗(yàn)設(shè)備
          資深工程師授課

                
                ☆注重質(zhì)量
                ☆邊講邊練

                ☆合格學(xué)員免費(fèi)推薦工作

                ☆合格學(xué)員免費(fèi)頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì)

                專注高端培訓(xùn)15年,端海提供的證書得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
                得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。

                ★實(shí)驗(yàn)設(shè)備請(qǐng)點(diǎn)擊這兒查看★
           師資團(tuán)隊(duì)

        【趙老師】

        10年來(lái)一直從事FPGA數(shù)字電路設(shè)計(jì),高速DSP軟硬件的開發(fā),高速PCB,Layout設(shè)計(jì)經(jīng)驗(yàn)非常豐富。
        精通Allegro cadence和candence SPECCTRAQuest等信號(hào)完整性仿真,精通高速PCB SI仿真、Altium Designer以及PADS工具 。成功開發(fā)了多個(gè)高速DSP和FPGA結(jié)合的高難度項(xiàng)目。

        【黃老師】

        有15年的FPGA和DSP系統(tǒng)硬件開發(fā)經(jīng)驗(yàn),8年視頻和圖像處理領(lǐng)域的高速DSP系統(tǒng)硬、軟件和FPGA系統(tǒng)的設(shè)計(jì)和開發(fā)經(jīng)驗(yàn),高速系統(tǒng)設(shè)計(jì)經(jīng)驗(yàn)非常豐富,精通Allegro cadence和candence SPECCTRAQuest等信號(hào)完整性仿真,精通高速PCB SI仿真工具以及PADS,Altium Designer等PCB設(shè)計(jì)工具。
              
        更多師資力量請(qǐng)見端海師資團(tuán)隊(duì)

           課程進(jìn)度安排
        課程大綱

        本仿真課程以一個(gè)完整的DSP6000板子方案為主線,詳細(xì)講解仿真過(guò)程和原理,不僅詳細(xì)演示每步怎么做,而且詳解每步為什么這么做,讓學(xué)員徹底吃透。

        第一階段

        1 高速PCB設(shè)計(jì)中的理論基礎(chǔ)
            傳輸線理論、信號(hào)完整性(反射、串?dāng)_、過(guò)沖、地彈、振鈴等)、電磁兼容性和時(shí)序匹配等等。
        2 SPECCTRAQuest設(shè)計(jì)流程
            2.1 Pre-Placement
            2.2 Board Setup Requirements for Extracting and Applying Topologies
            2.3 Database Setup Advisor
                —Cross-Section
                —DC Nets
                —DC Voltages
                —Device Setup . ??—SI Models
                —SI Audit

        3 拓?fù)浣Y(jié)構(gòu)的抽取與仿真 Extracting and Simulating Topologies
            3.1 Pre-Route Extraction Setup—Default Model Selection.
            3.2 Pre-Route Extraction Setup—Unrouted Interconnect
            3.3 Pre-Route Template Extraction
            3.4 SQ Signal Explorer Expert
            3.5 Analysis Preferences
            3.6 SigWave
            3.7 Delay Measurements

        第二階段

        4 確定和施加約束 Determining and Adding ConstraintsSolution
            4.1 Solution SpaceAnalysis: Step 1 to 6
            4.2 Parametric Sweeps.
            4.3 Constraints :
                Topology Template Constraints
                Switch/Settle Constraints
                Assigning the Prop Delay Constraints
                Impedance Constraint
                Relative Propagation Delay Constraint
                Diff Pair Constraints
                Max Parallel Constraint
                Wiring Constraint
                User-Defined Constraint
                Signal Integrity Constraints
            4.4 Usage of Constraints Defined in Topology Template

        5 模板應(yīng)用和基于約束的布局
            Template Applications and Constraint-Driven Placement
            5.1 Creating a Topology
            5.2 Wiring the Topology
            5.3 TLines and Trace Models
            5.4 Coupled Traces
            5.5 RLGC Matrix of Coupled Trace Models
            5.6 Crosstalk Simulation in SQ Signal Explorer Expert
            5.7 Simulating with Coupled-Trace Models
            5.8 Sweep Simulation Results with Coupled-Trace Models
            5.9 Extracting a Topology Using the Constraint Manager
            5.10 Electrical Constraint Set
            5.11 Applying Electrical CSet
            5.12 Worksheet Analysis
            5.13 Spacing and Physical Rule Sets
            5.14 Electrical Rule Set

        第三階段

        6 基于約束的布線 Constraint-Driven Routing
            6.1 Manual Routing
            6.2 Routing with the SPECCTRA Smart Route
            6.3 Driving Constraints in Routing
        7 布線后的DRC檢查和分析 Post-Route DRC and Analysis
            7.1 Post-Route Analysis
            7.2 SigNoise
            7.3 Reflection Simulation
            7.4 Reflection Waveform Analysis
            7.5 Comprehensive Simulation
            7.6 Crosstalk Simulation
            7.7 Crosstalk Analysis
            7.8 Simultaneous Switching Noise Simulation
            7.9 SSN Waveform Analysis
            7.10 System-Level Analysis
            7.11 A Complete Design Link
            7.12 Initialize Design Link

        8 差分信號(hào)設(shè)計(jì) Differential Pair Design Exploration
            8.1 Types of Differential Pairs in SPECCTRAQuest
            8.2 Create Differential Pair Using SPECCTRAQuest
            8.3 Create Differential Pair Using Constraint Manager
            8.4 Assigning Differential Pair Signal Models
            8.5 Preference to Extract Unrouted Differential Pair Topology
            8.6 Extracting Unrouted Differential Pair Topology
            8.7 Custom Stimulus to Analyze Differential Pair Topology
            8.8 Differential Pair Topology Analysis
            8.9 Coupled Trace Model and Differential Pair Topology
            8.10 Layout Cross-section Editor
            8.11 Differential Pair Constraints
            8.12 Differential Pair Constraints in the Constraint Manager
            8.13 Differential Pair Analysis in the Constraint Manager
            8.14 Post Route Extraction

        9 時(shí)序仿真和和PI仿真
        9.1 時(shí)序仿真
        9.2 PI仿真

        亚洲短视频在线观看| 亚洲国产V高清在线观看| 日韩国产欧美亚洲v片| 亚洲中文无码av永久| 中文字幕亚洲色图| 亚洲精品狼友在线播放| 久久精品国产亚洲AV天海翼| 亚洲精品456人成在线| 亚洲伊人久久大香线焦| 亚洲欧洲日产国码www| 亚洲国产人成在线观看69网站| 久久青青成人亚洲精品| 国产成A人亚洲精V品无码性色 | 亚洲精品一区二区三区四区乱码| 亚洲午夜久久久久久久久久| 亚洲精品亚洲人成在线观看下载 | 亚洲日本va午夜中文字幕久久| 综合一区自拍亚洲综合图区| 亚洲另类无码专区丝袜| 亚洲视频无码高清在线| 亚洲日本久久久午夜精品| 自拍日韩亚洲一区在线| 在线观看亚洲AV日韩AV| 亚洲AV无码久久久久网站蜜桃| 亚洲人成777在线播放| 亚洲中文久久精品无码1| 国产精品亚洲自在线播放页码| 亚洲一区二区三区四区视频| 亚洲AV无码一区二区三区牛牛| 亚洲一本到无码av中文字幕 | 亚洲沟沟美女亚洲沟沟| 亚洲美女自拍视频| 亚洲国产精品乱码在线观看97| 亚洲国产日产无码精品| 国产成人精品亚洲2020| 亚洲综合精品成人| 综合一区自拍亚洲综合图区| 亚洲v国产v天堂a无码久久| 国产精品亚洲w码日韩中文| 亚洲欧洲无码AV电影在线观看 | 亚洲乱码一二三四区国产|