序號 |
課 程 名 稱 |
培 訓(xùn) 目 標(biāo) |
最近開課時間 |
學(xué) 期 |
FPGA培訓(xùn)課程表 |
X1 |
面向軟件設(shè)計人員的基于 C 語言的 HLS 編碼培訓(xùn)
(C-based HLS Coding for Software Designers) |
面向軟件設(shè)計人員的基于 C 語言的 HLS 編碼培訓(xùn)
(C-based HLS Coding for Software Designers) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X2 |
Xilinx FPGA 的基本 DSP 實現(xiàn)技巧培訓(xùn) |
Xilinx FPGA 的基本 DSP 實現(xiàn)技巧培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X3 |
|
利用系統(tǒng)生成器(System Generator)實現(xiàn)的DSP設(shè)計培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X4 |
|
設(shè)計Xilinx數(shù)字信號處理系統(tǒng)培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X5 |
|
FPGA測試培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X6 |
|
基于xilinx fpga的高速數(shù)據(jù)連接技術(shù)培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X7 |
|
使用 Xilinx 模擬混合信號方案進(jìn)行設(shè)計培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X8 |
|
FPGA Power Optimization功能優(yōu)化培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X9 |
|
Xilinx 部分重配置工具和技術(shù)培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X10 |
|
ISE 設(shè)計工具流程培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X11 |
|
降低成本的 FPGA 設(shè)計技術(shù)培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X12 |
|
利用 ChipScope Pro 工具實現(xiàn)的調(diào)試技術(shù)培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X13 |
|
利用 PlanAhead 分析與設(shè)計工具進(jìn)行基本設(shè)計培訓(xùn)
|
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X14 |
利用 PlanAhead 設(shè)計分析工具進(jìn)行高級設(shè)計培訓(xùn)
|
利用 PlanAhead 設(shè)計分析工具進(jìn)行高級設(shè)計培訓(xùn)
|
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X15 |
|
FPGA性能設(shè)計培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X16 |
Vivado Design Suite 的高級工具和技術(shù)培訓(xùn) |
Vivado Design Suite 的高級工具和技術(shù)培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X17 |
Vivado Design Suite 靜態(tài)時序分析和 Xilinx 設(shè)計約束培訓(xùn) |
Vivado Design Suite 靜態(tài)時序分析和 Xilinx 設(shè)計約束培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X18 |
|
Vivado Design Suite 靜態(tài)時序分析和 Xilinx 設(shè)計約束培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X19 |
|
面向 ISE 軟件用戶的 Vivado Design Suite 高級 XDC 和靜態(tài)時序分析培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X20 |
面向 ISE 軟件項目瀏覽器用戶的 Vivado Design Suite培訓(xùn) |
面向 ISE 軟件項目瀏覽器用戶的 Vivado Design Suite培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X21 |
|
Vivado Design Suite Tool Flow(Vivado Design Suite 工具流程)培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X22 |
|
如何設(shè)計高速存儲器接口培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X23 |
|
Xilinx FPGA 的信號完整性和開發(fā)板設(shè)計培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X24 |
|
利用千兆位級串行 I/O 進(jìn)行設(shè)計培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X25 |
|
設(shè)計 Xilinx 連接功能系統(tǒng)培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X26 |
|
FPGA設(shè)計方法培訓(xùn)FPGA Design Methodology |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X27 |
|
使用5系列FPGA進(jìn)行設(shè)計培訓(xùn)之
利用 Virtex-5 FPGA 系列進(jìn)行設(shè)計培訓(xùn) |
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X28 |
|
使用6系列FPGA產(chǎn)品進(jìn)行設(shè)計培訓(xùn)之利用 Spartan-6 和 Virtex-6 系列進(jìn)行設(shè)計培訓(xùn)
|
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |
X29 |
|
Altera FPGA設(shè)計技術(shù)培訓(xùn)
|
2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
5天;
30學(xué)時 |