芯片設(shè)計(jì)、實(shí)現(xiàn)與FPGA驗(yàn)證 |
培養(yǎng)目標(biāo) |
通過(guò)培訓(xùn)使學(xué)員專項(xiàng)技能水平達(dá)到相當(dāng)于中級(jí)技術(shù)等級(jí);掌握集成電路基本工藝設(shè)計(jì)知識(shí)、版圖設(shè)計(jì)基礎(chǔ)知識(shí),了解半導(dǎo)體基礎(chǔ)理論,能熟練使用EDA軟件軟件進(jìn)行基本版圖設(shè)計(jì)。
以SOC芯片設(shè)計(jì)流程為主線,按照不同崗位的人才技能需求,提供完整的SOC芯片設(shè)計(jì)的項(xiàng)目,采用公司化的項(xiàng)目管理方法,由工程經(jīng)驗(yàn)豐富的工程師和項(xiàng)目經(jīng)理授課并指導(dǎo),幫助學(xué)員快速、高效掌握SOC芯片設(shè)計(jì)流程,根據(jù)職業(yè)目標(biāo),重點(diǎn)掌握核心工作技能,積累實(shí)際項(xiàng)目經(jīng)驗(yàn),能夠更好的勝任SOC芯片設(shè)計(jì)工程師的職位。 |
培養(yǎng)對(duì)象 |
1.理工科背景,有志于數(shù)字集成電路設(shè)計(jì)工作的學(xué)生和轉(zhuǎn)行人員;
2.需要充電,提升技術(shù)水平和熟悉設(shè)計(jì)流程的在職人員;
3.集成電路設(shè)計(jì)企業(yè)的員工內(nèi)訓(xùn)。
|
|
課程特色 |
本課程以工程師職業(yè)技能需求為導(dǎo)向,以積累項(xiàng)目經(jīng)驗(yàn)為關(guān)鍵,以集成電路項(xiàng)目為核心,端海培訓(xùn)發(fā)展出一套完整的集成電路工程師培訓(xùn)體系,配合項(xiàng)目經(jīng)驗(yàn)豐富的工程師的理論授課和項(xiàng)目指導(dǎo),可以幫助學(xué)員快速、高效的掌握集成電路設(shè)計(jì)工程師需要的職業(yè)技能,勝任SOC系統(tǒng)設(shè)計(jì)工程師、IC設(shè)計(jì)工程師、IC驗(yàn)證工程師、DFT工程師、前端設(shè)計(jì)工程師(邏輯綜合、形式驗(yàn)證、時(shí)序分析)、物理設(shè)計(jì)工程、版圖設(shè)計(jì)工程師、FPGA/ASIC/SOC工程師等職位。 |
課程優(yōu)勢(shì) |
本課程采用公司化的項(xiàng)目管理方法以及主流的集成電路設(shè)計(jì)EDA工具,依據(jù)芯片設(shè)計(jì)流程的崗位需求,重點(diǎn)培養(yǎng)設(shè)計(jì)、驗(yàn)證、DFT、物理設(shè)計(jì)、時(shí)序分析、形式驗(yàn)證、CAD流程、后端版圖等工作技能。項(xiàng)目實(shí)訓(xùn)借助互聯(lián)網(wǎng),學(xué)員可以收看講師在線視頻直播,及時(shí)交流互動(dòng)。端海免費(fèi)贈(zèng)送授課過(guò)程中用到安裝了所有工具的虛擬機(jī),您只要打開虛擬機(jī),隨時(shí)隨地可以完成老師布置的項(xiàng)目任務(wù),通過(guò)項(xiàng)目實(shí)踐練習(xí),積累項(xiàng)目經(jīng)驗(yàn)。為每位學(xué)員安排專屬助教,幫助學(xué)員及時(shí)解決培訓(xùn)過(guò)程中遇到的問(wèn)題。 |
入學(xué)要求 |
學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識(shí):
◆電路系統(tǒng)的基本概念。 |
質(zhì)量保證及就業(yè)服務(wù) |
完善的在線職業(yè)技能培訓(xùn)方案,專屬助教一對(duì)一服務(wù),這些措施可以確保每位學(xué)員可以快速、高效的獲得芯片設(shè)計(jì)技能,積累項(xiàng)目經(jīng)驗(yàn),增加入職機(jī)會(huì)。12年積累,2000多家就業(yè)合作單位,可以把學(xué)員向企業(yè)內(nèi)部推薦,為學(xué)員求職開辟綠色通道。
|
遠(yuǎn)程授課 |
為滿足學(xué)員由于時(shí)間、地域的限制而無(wú)法參加端海的培訓(xùn),端海網(wǎng)校遠(yuǎn)程培訓(xùn)應(yīng)運(yùn)而生,端海的遠(yuǎn)程培訓(xùn)通過(guò)專門的遠(yuǎn)程上課軟件,能和授課工程師實(shí)時(shí)互動(dòng),能達(dá)到和面授一樣的效果。
端海授課老師會(huì)免費(fèi)提供技術(shù)支持,解答學(xué)員疑惑。
|
班級(jí)規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576( 微信同號(hào)) |
為了保證培訓(xùn)效果,增加互動(dòng)環(huán)節(jié),我們堅(jiān)持小班授課,每期報(bào)名人數(shù)限10人,多余人員安排到下一期進(jìn)行。 |
上課時(shí)間和地點(diǎn) |
最近開課時(shí)間(周末班/連續(xù)班/晚班): 芯片實(shí)現(xiàn)開班時(shí)間:2025年4月7日--即將開課-----即將開課,歡迎垂詢 |
實(shí)驗(yàn)設(shè)備 |
|
◆課時(shí): 共3個(gè)月(每晚9:00到10:00,不影響正常工作)
☆在線遠(yuǎn)程直播授課
☆注重質(zhì)量
☆邊講邊練
☆合格學(xué)員免費(fèi)推薦工作,最新招聘信息,請(qǐng)點(diǎn)擊這兒查看! |
 |
|
實(shí)戰(zhàn)演練使用的工具 |
◆ 本課程實(shí)戰(zhàn)演練使用Synopsys公司的DC,PT等工具,
和Cadence公司的Encounter,Virtuoso等工具,多工具聯(lián)合從頭至尾強(qiáng)化練習(xí)整個(gè)芯片的生成過(guò)程,強(qiáng)調(diào)實(shí)戰(zhàn),實(shí)戰(zhàn),還是實(shí)戰(zhàn)!
◆ 免費(fèi)、無(wú)保留贈(zèng)送,教學(xué)過(guò)程中使用的Synopsys公司和Cadence公司的全套工具和安裝方法,而且還贈(zèng)送已經(jīng)在VMware Linux下安裝好的Synopsys公司和Cadence公司的全套工具(這套工具非常珍貴,費(fèi)了老師很多心血才全部安裝好),讓您隨時(shí)隨地,打開電腦就能進(jìn)行芯片的設(shè)計(jì)和練習(xí)!
◆ 贈(zèng)送每個(gè)工具用到的流片廠工藝庫(kù)和技術(shù)文件。
◆ 企業(yè)化項(xiàng)目管理方案。
◆ 專屬助教一對(duì)一服務(wù),及時(shí)回答學(xué)員學(xué)習(xí)過(guò)程中遇到的難題。
|
|
芯片設(shè)計(jì)、實(shí)現(xiàn)與FPGA驗(yàn)證 |
第一階段 芯片實(shí)現(xiàn)
|
Link-To-Layout邏輯綜合;
靜態(tài)時(shí)序分析(STA);
時(shí)序驅(qū)動(dòng)的自動(dòng)布局布線;
邏輯綜合(Logic Synthesis);
可測(cè)性設(shè)計(jì)(DFT)。 |
物理綜合;
靜態(tài)時(shí)序分析(STA);
芯片規(guī)劃(Planning);
時(shí)序驅(qū)動(dòng)的布局布線;
可測(cè)性設(shè)計(jì)(DFT);
低功耗設(shè)計(jì)。 |
物理綜合;
靜態(tài)時(shí)序分析(STA)Sign off;
RTL-to-GDS流程;
可測(cè)性設(shè)計(jì)(DFT);
低功耗設(shè)計(jì);
IP嵌入設(shè)計(jì)。 |
|
第二階段 芯片測(cè)試、FPGA設(shè)計(jì)與驗(yàn)證
|
芯片測(cè)試基礎(chǔ);
芯片制造工藝;
芯片測(cè)試知識(shí);
芯片測(cè)試項(xiàng)目和常用輔助工具;
項(xiàng)目設(shè)計(jì)實(shí)踐(C)。
|
數(shù)字電路邏輯設(shè)計(jì);
CMOS集成電路設(shè)計(jì)原理;
硬件描述語(yǔ)言HDL及FPGA設(shè)計(jì)方法;
FPGA現(xiàn)場(chǎng)集成;
項(xiàng)目設(shè)計(jì)實(shí)踐(C)。
|
|
|
|