|
![]() |
||
賽靈思Xilinx 7系列FPGA SOC開(kāi)發(fā)培訓(xùn)班主要是介紹賽靈思Xilinx 7系列FPGA SOC開(kāi)發(fā)的高級(jí)技巧,深入探討如何進(jìn)行SOC的開(kāi)發(fā),如何SOC中ARM的開(kāi)發(fā),進(jìn)而設(shè)計(jì)出高性能的SOC產(chǎn)品。同時(shí)介紹了FPGA和ARM芯片構(gòu)成的高性能協(xié)同計(jì)算系統(tǒng)的軟/硬件設(shè)計(jì)技術(shù)。課程中會(huì)結(jié)合實(shí)際的工程設(shè)計(jì)代碼講解并行設(shè)計(jì)技術(shù),流水線設(shè)計(jì)技術(shù)等實(shí)用技巧,幫助學(xué)員短時(shí)間內(nèi)理解和掌握這些高級(jí)技巧,并可以盡快應(yīng)用到工程項(xiàng)目中去。 |
||
![]() |
||
本課程主要針對(duì)具備一定基礎(chǔ)的學(xué)員,幫助學(xué)員快速提高技能,使之能夠運(yùn)用高級(jí)技巧快速自主地設(shè)計(jì)復(fù)雜FPGA和ARM協(xié)同工作的系統(tǒng)。 |
||
![]() |
||
具備一年左右的FPGA系統(tǒng)或者硬件系統(tǒng)開(kāi)發(fā)設(shè)計(jì)經(jīng)驗(yàn)的工程師,或者具有一定基礎(chǔ)的電子類專業(yè)的大學(xué)生和研究生。 |
||
![]() |
||
學(xué)員學(xué)習(xí)本課程應(yīng)具備下列基礎(chǔ)知識(shí): |
||
![]() |
||
每期人數(shù)限3到5人。 | ||
![]() |
||
上課地點(diǎn):【上!浚和瑵(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽(yáng)分部】:沈陽(yáng)理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈 最近開(kāi)課時(shí)間(周末班/連續(xù)班/晚班):賽靈思Xilinx 7系列開(kāi)課:2015年7月27日 本課程每期班限額5名,報(bào)滿即停止報(bào)名,請(qǐng)?zhí)崆霸诰或電話預(yù)約 |
||
![]() |
||
☆資深工程師授課 |
||
![]() |
||
◆團(tuán)體報(bào)名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學(xué)生憑學(xué)生證,即使一個(gè)人也優(yōu)惠500元。 同時(shí)報(bào)選《FPGA應(yīng)用設(shè)計(jì)初級(jí)班》,即享受300元現(xiàn)金優(yōu)惠! |
||
![]() |
||
1、可免費(fèi)在以后培訓(xùn)班中重聽(tīng); |
||
![]() |
||
◆【李健飛】 FPGA課程金牌講師,項(xiàng)目經(jīng)驗(yàn)非常豐富,9年FPGA/DSP系統(tǒng)硬件開(kāi)發(fā)工作經(jīng)驗(yàn)。熟悉整個(gè)EDA設(shè)計(jì)流程,熟練使用Alter、Xinlinx,ModelSim開(kāi)發(fā)工具,精通Verilog HDL語(yǔ)言和VHDL語(yǔ)言,精通Nios II EDS/SOPC、、IP核、PCI PLX 9054數(shù)據(jù)采集卡等開(kāi)發(fā)。 ◆【陳宏偉】 |
||
![]() |
||
課程大綱 |
||
第一階段 |
||
學(xué)習(xí)目標(biāo) | 1. 掌握FPGA系統(tǒng)設(shè)計(jì)的三個(gè)基本原則及三種常用技巧 |
|
1.
三個(gè)設(shè)計(jì)基本原則,包括面積和速度的平衡互換原則,硬件可實(shí)現(xiàn)原則和同步設(shè)計(jì)原則。 |
||
1. 實(shí)戰(zhàn)訓(xùn)練一: |
||
第二階段 |
||
|
||
學(xué)習(xí)目標(biāo) | 第一階段的課程主要幫助學(xué)員了解ARM體系結(jié)構(gòu)及工作原理,Uboot開(kāi)發(fā)環(huán)境搭建和編譯,Uboot的板子移植,掌握ARM指令集,學(xué)會(huì)Uboot的板子移植法。 |
|
1 ARM體系結(jié)構(gòu) |
||
實(shí)驗(yàn) |
||
第三階段 |
||
學(xué)習(xí)目標(biāo) | 掌握在ARM板子上進(jìn)行內(nèi)核移植的方法和技巧。 |
|
1
kernel開(kāi)發(fā)環(huán)境搭建、源碼結(jié)構(gòu)和開(kāi)發(fā)工具的使用 |
||
實(shí)驗(yàn): |
||
第四階段 |
||
學(xué)習(xí)目標(biāo) | 掌握在ARM板子上進(jìn)行高級(jí)開(kāi)發(fā)---ARM上進(jìn)行驅(qū)動(dòng)開(kāi)發(fā)的方法和技巧。 |
|
1
驅(qū)動(dòng)開(kāi)發(fā)流程、、編程規(guī)范、注意事項(xiàng)和技巧 |
||
實(shí)驗(yàn): |
||
第五階段 |
||
學(xué)習(xí)目標(biāo) | 掌握在Xilinx 7系列進(jìn)行開(kāi)發(fā)的綜合方法和技巧,利用PlanAhead設(shè)計(jì)分析工具進(jìn)行高級(jí)設(shè)計(jì)。 |
|
1
嵌入式系統(tǒng)總線AXI4的設(shè)計(jì) |
||
實(shí)驗(yàn): |
![]() |
||||||||||||||||||||||
版權(quán)所有:端海信息網(wǎng)絡(luò)科技有限公司 copyright 2000-2014 | ||||||||||||||||||||||
|
||||||||||||||||||||||
.(2024年07月24日).................................... |