曙海教育集團
        上海:021-51875830 北京:010-51292078
        西安:029-86699670 南京:4008699035
        成都:4008699035 武漢:027-50767718
        廣州:4008699035 深圳:4008699035
        沈陽:024-31298103 石家莊:4008699035☆
        全國統一報名免費電話:4008699035
        首頁 課程表 報名 在線聊 講師 品牌 QQ聊 活動 就業
        嵌入式OS--4G手機操作系統
        嵌入式硬件設計
        Altium Designer Layout高速硬件設計
        開發語言/數據庫/軟硬件測試
        芯片設計/大規模集成電路VLSI
        其他類
        曙海教育集團
        全國報名免費熱線:4008699035 微信:shuhaipeixun
        或15921673576(微信同號) QQ:1299983702
        首頁 課程表 在線聊 報名 講師 品牌 QQ聊 活動 就業
         
          Functional verification培訓
           入學要求

                學員學習本課程應具備下列基礎知識:
                ◆ 電路系統的基本概念。

           班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
               每期人數限3到5人。
           上課時間和地點
        上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
        最近開課時間(周末班/連續班/晚班)
        Functional verification培訓:2025年4月7日--即將開課-----即將開課,歡迎垂詢
           實驗設備
             ☆資深工程師授課

                
                ☆注重質量
                ☆邊講邊練

                ☆合格學員免費推薦工作

                ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質

                專注高端培訓15年,端海提供的證書得到本行業的廣泛認可,學員的能力
                得到大家的認同,受到用人單位的廣泛贊譽。

                ★實驗設備請點擊這兒查看★
           最新優惠
               ◆請咨詢客服。
           質量保障

                1、可免費在以后培訓班中重聽;
                2、免費提供課后技術支持,保障培訓效果。
                3、培訓合格學員可享受免費推薦就業機會。

          Functional verification培訓


        第一階段 Incisive Comprehensive Coverage

        Course Description

        This is an Engineer Explorer series course. The Engineer Explorer courses explore advanced topics.

        This course explores Incisive? comprehensive coverage features, with which you can measure how thoroughly your testbench exercises your design. The course addresses coverage of SystemC, VHDL, Verilog?, and mixed-language designs. Not all coverage features are available with all languages.

        The course discusses the collection and analysis of the following types of coverage:

        • Code (block, expression, toggle, state, and arc) coverage
        • Data-oriented functional coverage using SystemVerilog covergroups
        • Control-oriented functional coverage using PSL and SystemVerilog assertions

        Learning Objectives

        After completing this course you will be able to:

        • Effectively use the Incisive comprehensive coverage with your SystemC, VHDL, Verilog, and mixed-language designs
        第二階段 Incisive SystemC, VHDL, and Verilog Simulation

        Course Description

        This course addresses Incisive? mixed-language (SystemC?, VHDL, and Verilog?) event-driven digital simulation. The course takes you through the compilation, elaboration, simulation, and interactive debug process, at each step explaining the most commonly used options. This course treats the SystemC, VHDL, and Verilog languages equivalently. You can do the labs in your choice of language.

        Learning Objectives

        After completing this course you will be able to:

        • Compile, elaborate, link, and simulate a design: Understand how to specify the inputs and outputs at each phase, configure the design, and control each process for effectiveness and optimal performance.
        • Debug a design with the textual interactive simulation interface: Briefly examine most of the interactive commands for the purpose of understanding what capabilities are available and how you can use them in a script to drive batched regression tests; practice these capabilities in the context of a scripted debug scenario.
        • Debug a design with the graphical interactive simulation interface: Examine many of the capabilities of the feature-rich SimVision graphical simulation analysis environment; practice these capabilities in the context of a scripted debug scenario.
        • Utilize some of the other tools available to assist your simulation-related efforts to: Verify your platform's patch level, protect your intellectual property, “lint” your design and filter and sort the analysis report, manage your library of compiled design objects, compare simulation traces, package your design for transmittal, and much more.
        • Optionally: Understand the issues involved with mixed-language instantiation, simulation, and debugging; examine the mechanics of interconnecting components of multiple languages; choose and simulate a mixed-language design configuration containing at least one HDL component and at least one SystemC component.
        友情鏈接:Cadence培訓 ICEPAK培訓 EMC培訓 電磁兼容培訓 sas容培訓 羅克韋爾PLC培訓 歐姆龍PLC培訓 PLC培訓 三菱PLC培訓 西門子PLC培訓 dcs培訓 橫河dcs培訓 艾默生培訓 robot CAD培訓 eplan培訓 dcs培訓 電路板設計培訓 浙大dcs培訓 PCB設計培訓 adams培訓 fluent培訓系列課程 培訓機構課程短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班培訓 南京 NS3培訓 OpenGL培訓 FPGA培訓 PCIE培訓 MTK培訓 Cortex訓 Arduino培訓 單片機培訓 EMC培訓 信號完整性培訓 電源設計培訓 電機控制培訓 LabVIEW培訓 OPENCV培訓 集成電路培訓 UVM驗證培訓 VxWorks培訓 CST培訓 PLC培訓 Python培訓 ANSYS培訓 VB語言培訓 HFSS培訓 SAS培訓 Ansys培訓 短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班 端海 教育 企業 學院 培訓課程 系列班 長期課程列表實踐課程高級課程學校培訓機構周末班 短期培訓系列課程培訓機構 端海教育企業學院培訓課程 系列班
        亚洲A∨无码一区二区三区| 亚洲精品国产第1页| 亚洲av无码国产精品色在线看不卡 | 亚洲中文字幕无码mv| 亚洲最大av无码网址| 亚洲视频在线观看网址| 亚洲精品国产自在久久| 亚洲大香人伊一本线| 亚洲人成网站在线观看播放| 亚洲欧美国产国产综合一区| 亚洲五月六月丁香激情| 亚洲欧洲自拍拍偷精品 美利坚 | 亚洲VA成无码人在线观看天堂| 亚洲性无码一区二区三区| 亚洲人成网男女大片在线播放| 中文字幕亚洲不卡在线亚瑟| 中文无码亚洲精品字幕| 亚洲最大的成人网| 亚洲色最新高清av网站| 亚洲欧美日韩综合久久久| 亚洲国产午夜精品理论片在线播放| 久久久久亚洲精品成人网小说| 亚洲国产精品无码一线岛国| 亚洲第一黄色网址| 亚洲色偷偷狠狠综合网| 亚洲色欲久久久综合网东京热| 在线A亚洲老鸭窝天堂| 亚洲av日韩aⅴ无码色老头| 亚洲国产av高清无码| 亚洲午夜精品一区二区| 亚洲高清视频在线播放| 亚洲国产日韩在线成人蜜芽| 亚洲日本久久一区二区va| 中文无码亚洲精品字幕| 亚洲AV成人精品一区二区三区| 国产AV无码专区亚洲AV琪琪| 亚洲中文无码卡通动漫野外| 亚洲av最新在线观看网址| 亚洲高清无码专区视频| 久久亚洲精品无码播放| 亚洲AV无码第一区二区三区 |