借助FPGA在線修改能力,工程師隨時(shí)修改設(shè)計(jì)而不必改動(dòng)硬件電路,大大縮短硬件設(shè)計(jì)時(shí)間;用NIOSII 能添加功能模塊,定制專屬的芯片。FPGA能并發(fā)處理N路信號(hào),因此信號(hào)不需要排隊(duì),在復(fù)雜的信號(hào)處理應(yīng)用中非常占優(yōu)勢,高速信號(hào)處理,視頻圖像處理。
課程大綱:
1:狀態(tài)機(jī)設(shè)計(jì)掌握三種不同的狀態(tài)機(jī)寫法
2:復(fù)位設(shè)計(jì)異步復(fù)位與同步復(fù)位
3:時(shí)序分析掌握時(shí)序分析基礎(chǔ);基于ISE的時(shí)序約束;基于Time Quest的時(shí)序分析
4:FPGA設(shè)計(jì)思想速度和面積互換原則;乒乓操作及串/并轉(zhuǎn)換設(shè)計(jì);流水線設(shè)計(jì);邏輯復(fù)制與模塊復(fù)用;模塊化設(shè)計(jì);時(shí)鐘設(shè)計(jì)技巧
5:綜合項(xiàng)目一直流電機(jī)伺服控制系統(tǒng);通過SPWM驅(qū)動(dòng)三相逆變器,利用VERILOG硬件描述語言實(shí)現(xiàn)相應(yīng)模塊控制三相交流電動(dòng)機(jī),以達(dá)到調(diào)整頻率命令進(jìn)而調(diào)整電機(jī)轉(zhuǎn)速的目的
6:綜合項(xiàng)目二數(shù)碼相框項(xiàng)目;在項(xiàng)目經(jīng)理指導(dǎo)下能夠?qū)崿F(xiàn)色彩空間變換、VGA控制、視頻解壓縮處理及圖像FIR濾波器設(shè)計(jì);掌握視頻降噪算法設(shè)計(jì)
?