課程名稱: Virtuoso Analog Design?
|
課程類型: |
模擬電路前端設(shè)計環(huán)境 |
課程簡述: |
通過參加ADE的培訓(xùn)課程,你將會學(xué)習(xí)到如何在Cadence的Virtuoso環(huán)的設(shè)計輸入和驗證,其中包括原理圖的輸入,電路的仿真,并且學(xué)習(xí)如何用Cadence的?ADE環(huán)境。
通過在ADE?環(huán)境中進行一系列的仿真,你將會學(xué)習(xí)如何在每一個不同的的電路功能,去優(yōu)化器件參數(shù),并且可以預(yù)測其良率。帶有寄生的后仿真該課程之中。 |
課程內(nèi)容 |
第一階段 |
*??介紹和設(shè)計流程回顧?
*??頂層的行為級VerilogA模型仿真?
*??BiCMOS運算放大器的電路原理圖輸入?
*??設(shè)置模擬設(shè)計環(huán)境
*??使用Spectre跑電路仿真
*??分析仿真結(jié)果
*??學(xué)習(xí)使用波形顯示器的功能
*??使用Cadence新的波形顯示器WaveScan
*??保存和重新載入仿真狀態(tài)
*??在原理圖中標注仿真結(jié)果 |
第二階段 |
*??使用波形計算器測量仿真結(jié)果?
*??備份仿真數(shù)據(jù)?
*??使用條件搜索工具
*??體驗Spectre的掃描功能
*??使用OCEAN?和?SKILL
*??分析直流失配和瞬態(tài)操作點的結(jié)果
*??CDF |
第三階段 |
*??使用子電路和宏模型進行仿真?
*??使用inline的子電路?
*??設(shè)置和運行參數(shù)化分析
*??使用角模型分析工具
*??進行Monte Carlo分析 |
第四階段 |
*??使用層次化編輯器
*??設(shè)置寄生參數(shù)提取環(huán)境
*??在原理圖中反標寄生參數(shù)
*??帶有寄生的后仿真 |
適用對象: |
模擬和混合信號設(shè)計中,致力于電路設(shè)計和仿真的工程師?傾向于畢業(yè)后從事模擬和混合信號設(shè)計的學(xué)生
CAD?工程師 |
特別說明: |
該課程為模擬電路設(shè)計的啟蒙教程,對參與著的工作經(jīng)驗沒有要求;
學(xué)習(xí)環(huán)境:LINUX工作站 |